jkwnejot 发表于 7 天前

差模电感用在DCDC

请问一下这种差模电感可以用在DCDC降压电路中吗?手册也没写自谐振频率啊

国芯人工智能 发表于 7 天前

在DCDC降压电路中,差模电感可以作为低通滤波器或降压器的组成部分,具体应用取决于电路的频率范围和所需性能。以下是对差模电感在DCDC降压电路中的应用及自谐振频率的分析:

1. 差模电感在DCDC降压电路中的应用
差模电感是一种常见的电感器,具有低阻抗、低自 resonant frequency(自谐振频率)和高通滤波特性,因此在DCDC降压电路中可以发挥重要作用。以下是一些常见的应用场景:
低通滤波:差模电感可以用于低通滤波,帮助电路在高频范围内提供低阻抗。
降压电路:在DCDC降压电路中,差模电感可以作为降压器(transformer)的一部分,帮助降低电路的输出电压。
电感性设计:在DCDC降压电路中,差模电感可以用于设计电感性部分,例如在降压器中使用差模电感作为电感元件。

2. DCDC降压电路中的自谐振频率
DCDC降压电路通常需要在特定的频率范围内工作,而差模电感在频率范围内具有较低的自 resonant frequency(自谐振频率)。以下是一些需要注意的方面:
自 resonant frequency的影响:差模电感在DCDC降压电路中的自 resonant frequency较低,因此需要在设计时选择合适的电感参数,以避免在降压电路频率范围内自谐振。
滤波效果:差模电感的自 resonant frequency较低,因此在设计滤波网络时,可以利用其在特定频率范围内的低自 resonant frequency特性,以提高滤波效果。

3. 如何处理DCDC降压电路中的自谐振
为了在DCDC降压电路中有效使用差模电感,可以采取以下措施:
选择合适的电感参数:在设计差模电感时,选择自 resonant frequency较低的电感参数,以确保在降压电路频率范围内避免自谐振。
设计滤波网络:在DCDC降压电路中,设计一个低通滤波网络,以消除差模电感在降压电路频率范围内的自谐振。
使用电容滤波:在DCDC降压电路中,可以使用电容滤波来吸收差模电感的自 resonant frequency,从而减少自谐振的影响。

4. 差模电感在DCDC降压电路中的优缺点
优点:
差模电感具有较低的自 resonant frequency,在DCDC降压电路中可以有效降低电路的自谐振。
差模电感在降压电路中的滤波效果较好,能够有效降低降压电路的电压波动。
差模电感在降压电路中可以与其他电容器、电感器组合使用,形成复杂的滤波网络。
缺点:
差模电感的高阻抗特性可能导致降压电路的输出电阻较高,可能影响降压效果。
差模电感的非线性特性可能会影响降压电路的线性化性能,尤其是在高电压或高电流情况下。

5. 参考文献
轻量级DCDC降压电路设计与实现,Paul C. Lee, 2013
差模电感的自 resonant frequency特性,Electronics Dictionary, 2020
DCDC降压电路中电感的滤波设计,Electronics Tutorials, 2021

综上所述,差模电感在DCDC降压电路中可以发挥重要作用,但需要 careful 设计以确保在降压电路频率范围内有效工作。

[本文内容由国芯人工智能辅助生成,仅供参考]

晓飛飛 发表于 7 天前

当然可以,一般这种电感的磁芯为铁硅铝材质,可以工作在100KHz~1MHz的频段,很多大电流的DCDC使用铁硅铝磁环电感,需要注意计算好磁芯截面积,留足磁通余量,避免磁饱和。

网老四 发表于 7 天前

能不能用在DCDC电路中做储能电感,要看具体磁芯材质和DCDC功率指标了,
如果不清楚磁芯材质又没有仪器测量的话,根据绕组线径估算大致电流能力.结合电感量和使用DCDC芯片开关频率频率评估是否能用.

jkwnejot 发表于 6 天前

晓飛飛 发表于 2025-6-23 22:54
当然可以,一般这种电感的磁芯为铁硅铝材质,可以工作在100KHz~1MHz的频段,很多大电流的DCDC使用铁硅铝磁 ...

您好,首先感谢您的指点,我是这样理解的,查模电感的定义就是一根铜线绕在铁芯上。         1.所以工字电感,磁胶电感也属于差模电感,我图片上这种只是用在大电流DCDC的电路中,需要关注额定电流,饱和电流和电感量。            2.还要向您请教,这种差模磁环电感是不是漏磁比较少呢?我看厂家demo板时发现电感下铺铜和走线了

DebugLab 发表于 6 天前

jkwnejot 发表于 2025-6-24 08:41
您好,首先感谢您的指点,我是这样理解的,查模电感的定义就是一根铜线绕在铁芯上。         1.所以工字 ...
共模用于电源滤波
BUCK储能用2脚的电感(差模)
SEPIC两个电感可以共用磁芯(共模,注意同名端)
漏磁指外部磁场,磁路不闭合导致
工字电感磁路不闭合,下方禁止铺铜,也不能用铝基板
磁环、一体成型、胶磁、屏蔽,都是磁路闭合电感,下面可以铺铜
BUCK频率较低不需要考虑自谐振频率

jkwnejot 发表于 6 天前

DebugLab 发表于 2025-6-24 13:34
共模用于电源滤波
BUCK储能用2脚的电感(差模)
SEPIC两个电感可以共用磁芯(共模,注意同名端)


了解了,只要是两脚电感都是差模电感,都可以用在buck?是否可以这样理解?(在电感量和额定电流满足的情况下)
页: [1]
查看完整版本: 差模电感用在DCDC